5-palčni pametni zaslon na dotikModel: DMG85480F050_01W

DWIN 480*RGB*854, COF LCD zaslon

Lastnosti:

● Temelji na T5L0, poganja sistem DGUS II.

● 5 palcev, ločljivost 480*854 slikovnih pik, 262K barv, IPS-TFT-LCD, širok vidni kot.

● LCD in TP postopek zračnega lepljenja z visoko strukturno zanesljivostjo.

● Izbirni TP videz črne, bele in integrirane črne/brez TP.

● Struktura COF. Celotno osrednje vezje pametnega zaslona je pritrjeno na FPC LCM, ki ga odlikujejo lahka in tanka struktura, nizki stroški in enostavna proizvodnja.

● 50 zatičev, vključno z IO, UART, CAN, AD in PWM iz jedra CPU uporabnika za enostaven sekundarni razvoj.


Specifikacija

Opis

Oznake izdelkov

Video

Specifikacija

DMG85480F050_01W
Informacije o ASIC
T5L0 ASIC T5L0 ASIC je nizkoenergijski, stroškovno učinkovit GUI in visoko integriran dvojedrni ASIC z enim čipom, ki ga je zasnoval DWIN Technology za majhne LCD-je in serijsko proizveden leta 2020.
Zaslon
barva 262K barv
Vrsta LCD IPS-TFT-LCD,
Vidni kot Širok zorni kot, tipična vrednost 85°/85°/85°/85° (L/R/U/D)
Resolucija 480×854
Osvetlitev ozadja LED
Svetlost DMG85480F050_01WN: 400 nit
DMG85480F050_01WTC:350nit
DMG85480F050_01WTCZ01:350nit
DMG85480F050_01WTCZ02:100nit
Parametri dotika
Vrsta CTP (kapacitivni zaslon na dotik)
Struktura Struktura G+G
Način na dotik Dotik in povlecite točko podpore
Trdota površine 6H
Prepustnost svetlobe Več kot 90 %
življenje Več kot 1.000.000-krat dotik
Napetost in tok
Moč napetosti 3,6~5,5V, tipična vrednost 5V
Delovanje Current VCC=5V, največja osvetlitev ozadja, 300mA
VCC=5V, osvetlitev ozadja izklopljena,95mA
Test zanesljivosti
Delovna temperatura -10℃~60℃
Temperatura shranjevanja -20℃~70℃
Delovna vlažnost 10%~90%RH, tipična vrednost 60% RH
Vmesnik
Uporabniški vmesnik 50Pin_0,5 mm FPC
Baudrate 3150~3225600 bps
Izhodna napetost Izhod 1;3,0~3,3 V
Izhod 0;0~0,3 V
Vhodna napetost
(RXD)
Vhod 1;3,3 V
Vhod 0;0~0,5V
Vmesnik UART2: TTL;
UART4: TTL;(Na voljo samo po konfiguraciji OS)
UART5: TTL;(Na voljo samo po konfiguraciji OS
Format podatkov UART2: N81;
UART4: N81/E81/O81/N82; 4 načini (konfiguracija OS)
UART5: N81/E81/O81/N82; 4 načini (konfiguracija OS)
Zunanji vmesnik
Pin Opredelitev I/O Funkcionalni opis
1 5V jaz Napajanje, DC3.6-5.5V
2 5V jaz
3 GND GND GND
4 GND GND
5 GND GND
6 AD7 jaz 5 vhodnih ADC. 12-bitna ločljivost v primeru napajanja 3,3 V. Vhodna napetost 0-3,3 V. Razen za AD6 se ostali podatki pošljejo jedru OS prek UART3 v realnem času s hitrostjo vzorčenja 16 KHz. AD1 in AD5 se lahko uporabljata vzporedno, AD3 in AD7 pa vzporedno, kar je enako dvema 32KHz vzorčenjima AD. AD1, AD3, AD5, AD7 se lahko uporabljajo vzporedno, kar je enako 64KHz vzorčenju AD; podatki se seštejejo 1024-krat in nato delijo s 64, da dobimo 64Hz 16bit AD vrednost s predvzorčenjem.
7 AD6 jaz
8 AD5 jaz
9 AD3 jaz
10 AD1 jaz
11 +3,3 O Izhod 3,3 V, največja obremenitev 150 mA.
12 SPK O Zunanji MOSFET za pogon brenčala ali zvočnika. Zunanji upor 10K je treba potegniti proti tlom, da zagotovite nizko stopnjo vklopa.
13 SD_CD I/O Vmesnik SD/SDHC, SD_CK povezuje kondenzator 22pF z GND blizu vmesnika kartice SD.
14 SD_CK O
15 SD_D3 I/O
16 SD_D2 I/O
17 SD_D1 I/O
18 SD_D0 I/O
19 PWM0 O 2 16-bitna PWM izhoda. Zunanji upor 10K je treba potegniti proti tlom, da zagotovite nizko stopnjo vklopa. Jedro OS je mogoče nadzorovati v realnem času prek UART3
20 PWM1 O
enaindvajset P3.3 I/O Če uporabljate RX8130 ali SD2058 I2C RTC za povezavo z obema IO-jema, mora biti SCL priključen na P3.2, SDA pa na P3.3 vzporedno s 10K uporom, ki se dvigne na 3,3 V.
dvaindvajset P3.2 I/O
triindvajset P3.1/EX1 I/O Lahko se uporablja kot zunanji vhod za prekinitev 1 hkrati in podpira tako nizkonapetostni nivo kot način prekinitve na zadnjem robu.
štiriindvajset P3.0/EX0 I/O Hkrati se lahko uporablja kot zunanji vhod prekinitve 0 in podpira tako nizkonapetostni nivo kot način prekinitve zadnjega roba.
25 P2.7 I/O IO vmesnik
26 P2.6 I/O IO vmesnik
27 P2.5 I/O IO vmesnik
28 P2.4 I/O IO vmesnik
29 P2.3 I/O IO vmesnik
30 P2.2 I/O IO vmesnik
31 P2.1 I/O IO vmesnik
32 P2.0 I/O IO vmesnik
33 P1.7 I/O IO vmesnik
34 P1.6 I/O IO vmesnik
35 P1.5 I/O IO vmesnik
36 P1.4 I/O IO vmesnik
37 P1.3 I/O IO vmesnik
38 P1.2 I/O IO vmesnik
39 P1.1 I/O IO vmesnik
40 P1.0 I/O IO vmesnik
41 UART4_TXD O UART4
42 UART4_RXD jaz
43 UART5_TXD O UART5
44 UART5_RXD jaz
45 P0,0 I/O IO vmesnik
46 P0.1 I/O IO vmesnik
47 CAN_TX O CAN vmesnik
48 CAN_RX jaz
49 UART2_TXD O UART2 (serijska vrata UART2 jedra OS)
50 UART2_RXD jaz
Aplikacija

COFpu


  • Prejšnja:
  • Naslednji:

  • Načelo delovanja funkcije je skupno Diagram poteka razvoja COF

    Podobni izdelki