5 လက်မ Smart Touch Displayမော်ဒယ်- DMG85480F050_01W

DWIN 480*RGB*854၊ COF LCD မျက်နှာပြင်

အင်္ဂါရပ်များ:

● T5L0 ကို အခြေခံ၍ DGUS II စနစ်အား လုပ်ဆောင်သည်။

● 5 လက်မ၊ 480*854 ပစ်ဇယ်ကြည်လင်ပြတ်သားမှု၊ 262K အရောင်များ၊ IPS-TFT-LCD၊ ကျယ်ပြန့်သောကြည့်ရှုထောင့်။

● LCD နှင့် TP air bonding process သည် မြင့်မားသော တည်ဆောက်ပုံဆိုင်ရာ ယုံကြည်စိတ်ချရမှုနှင့်အတူ။

● ရွေးချယ်နိုင်သော TP အသွင်အပြင်သည် အနက်ရောင်၊ အဖြူနှင့် TP မပါသော အနက်ရောင်/ပေါင်းစပ်ထားသည်။

● COF ဖွဲ့စည်းပုံ။ စမတ်စခရင်၏ core circuit တစ်ခုလုံးကို LCM ၏ FPC ပေါ်တွင် တပ်ဆင်ထားပြီး၊ ပေါ့ပါးပြီး ပါးလွှာသောဖွဲ့စည်းပုံ၊ ကုန်ကျစရိတ်သက်သာပြီး လွယ်ကူစွာထုတ်လုပ်နိုင်မည်ဖြစ်သည်။

● အသုံးပြုသူ၏ CPU core မှ IO၊ UART၊ CAN၊ AD နှင့် PWM အပါအဝင် ပင်နံပါတ် 50 ချောင်းများ။


သတ်မှတ်ချက်

ဖော်ပြချက်

ထုတ်ကုန်အမှတ်အသား

ဗီဒီယို

သတ်မှတ်ချက်

DMG85480F050_01W
ASIC သတင်းအချက်အလက်
T5L0 ASIC T5L0 ASIC သည် ပါဝါနည်းပါးပြီး ကုန်ကျစရိတ်သက်သာသော GUI နှင့် 2020 ခုနှစ်တွင် ထုတ်လုပ်သည့် အသေးစား LCD နှင့် အစုလိုက်အပြုံလိုက်အတွက် DWIN Technology မှ ဒီဇိုင်းထုတ်ထားသော single-chip dual-core ASIC မြင့်မားစွာပေါင်းစပ်ထားသော အပလီကေးရှင်းတစ်ခုဖြစ်သည်။
ပြသခြင်း။
အရောင် 262K အရောင်များ
LCD အမျိုးအစား IPS-TFT-LCD၊
Viewing Angle မြင်ကွင်းကျယ်သော နတ်သမီး၊ ပုံမှန်တန်ဖိုး 85°/85°/85°/85°(L/R/U/D)
ဆုံးဖြတ်ချက် 480×854
နောက်ခံအလင်း အယ်လ်အီးဒီ
တောက်ပမှု DMG85480F050_01WN:400nit
DMG85480F050_01WTC:350nit
DMG85480F050_01WTCZ01:350nit
DMG85480F050_01WTCZ02:100nit
ဘောင်များကို ထိပါ။
ရိုက်ပါ။ CTP (capacitive touch panel)
ဖွဲ့စည်းပုံ G+G ဖွဲ့စည်းပုံ
ထိမုဒ် ထောက်ပံကို တို့ထိပြီး ဆွဲယူပါ။
Surface Hardness 6H
အလင်းပို့လွှတ်ခြင်း။ 90% ကျော်
ဘဝ အကြိမ် 1,000,000 ကျော်ထိတယ်။
ဗို့အားနှင့်လျှပ်စီးကြောင်း
ပါဝါဗို့အား 3.6~5.5V၊ ပုံမှန်တန်ဖိုး 5V
လည်ပတ်မှုလက်ရှိ VCC=5V၊ အများဆုံး နောက်ခံအလင်း၊ 300mA
VCC=5V၊ နောက်ခံအလင်းပိတ်၊ 95mA
ယုံကြည်စိတ်ချရမှုစမ်းသပ်မှု
အလုပ်အပူချိန် -10 ℃ ~ 60 ℃
သိုလှောင်မှုအပူချိန် -20 ℃ ~ 70 ℃
စိုထိုင်းဆ အလုပ်လုပ်ခြင်း။ 10% ~ 90% RH၊ ပုံမှန်တန်ဖိုး 60% RH
အင်တာဖေ့စ်
အသုံးပြုသူ အင်တာဖေ့စ် 50Pin_0.5mm FPC
Baudrate 3150~3225600bps
အထွက်ဗို့အား အထွက် 1;3.0~3.3 V
အထွက် 0;0~0.3 V
Input Voltage
(RXD)
အဝင် 1;3.3V
အဝင် 0;0~0.5V
အင်တာဖေ့စ် UART2: TTL;
UART4- TTL; (OS ဖွဲ့စည်းမှုပြီးနောက်သာ ရနိုင်သည်)
UART5- TTL; (OS ဖွဲ့စည်းမှုပုံစံပြီးနောက်သာ ရနိုင်သည်။
ဒေတာပုံစံ UART2: N81;
UART4- N81/E81/O81/N82;4 မုဒ်များ (OS ဖွဲ့စည်းမှုပုံစံ)
UART5- N81/E81/O81/N82;4 မုဒ်များ (OS ဖွဲ့စည်းမှုပုံစံ)
ပြင်ပမျက်နှာပြင်
တံ အဓိပ္ပါယ် I/O Functional Description
5V ငါ ပါဝါထောက်ပံ့မှု၊ DC3.6-5.5V
5V ငါ
GND GND GND
GND GND
GND GND
AD7 ငါ 5 ထည့်သွင်း ADCs ။ 3.3V ပါဝါထောက်ပံ့မှုတွင် 12-bit ရုပ်ထွက်။ 0-3.3V အဝင်ဗို့အား။ AD6 မှလွဲ၍ ကျန်ဒေတာများကို 16KHz နမူနာနှုန်းဖြင့် အချိန်နှင့်တပြေးညီ UART3 မှတစ်ဆင့် OS core သို့ ပေးပို့ပါသည်။ AD1 နှင့် AD5 ကို အပြိုင်အသုံးပြုနိုင်ပြီး AD3 နှင့် AD7 ကို အပြိုင်အသုံးပြုနိုင်ပြီး 32KHz နမူနာ AD နှစ်ခုနှင့် ညီမျှသည်။ AD1၊ AD3၊ AD5၊ AD7 ကို 64KHz နမူနာ AD နှင့် ညီမျှသော အပြိုင်သုံးနိုင်သည်။ နမူနာယူခြင်းဖြင့် 64Hz 16bit AD တန်ဖိုးကို ရယူရန် ဒေတာကို 1024 ကြိမ် ပေါင်းပြီး 64 ဖြင့် ပိုင်းခြားထားသည်။
AD6 ငါ
AD5 ငါ
AD3 ငါ
၁၀ AD1 ငါ
၁၁ +3.3 အို 3.3V အထွက်၊ အမြင့်ဆုံးဝန် 150mA။
၁၂ SPK အို buzzer သို့မဟုတ် စပီကာကိုမောင်းနှင်ရန် ပြင်ပ MOSFET။ ပါဝါဖွင့်မှုအဆင့်နိမ့်ကြောင်းသေချာစေရန် ပြင်ပ 10K ခုခံအားကို မြေပေါ်ဆွဲချသင့်သည်။
၁၃ SD_CD I/O SD/SDHC အင်တာဖေ့စ်၊ SD_CK သည် SD ကတ်အင်တာဖေ့စ်အနီးရှိ 22pF capacitor ကို GND သို့ ချိတ်ဆက်သည်။
၁၄ SD_CK အို
၁၅ SD_D3 I/O
၁၆ SD_D2 I/O
၁၇ SD_D1 I/O
၁၈ SD_D0 I/O
၁၉ PWM0 အို 2 16-bit PWM အထွက်။ ပါဝါဖွင့်မှုအဆင့်နိမ့်ကြောင်းသေချာစေရန် ပြင်ပ 10K ခုခံအားကို မြေပေါ်ဆွဲချသင့်သည်။ OS core ကို UART3 မှတစ်ဆင့် အချိန်နှင့်တပြေးညီ ထိန်းချုပ်နိုင်သည်။
၂၀ PWM1 အို
နှစ်ဆယ့်တစ် P3.3 I/O IO နှစ်ခုလုံးသို့ချိတ်ဆက်ရန် RX8130 သို့မဟုတ် SD2058 I2C RTC ကိုအသုံးပြုပါက SCL သည် P3.2 နှင့် SDA ကို 10K resistor 3.3V အထိအပြိုင်ချိတ်ဆက်သင့်ပြီး SDA သည် P3.3 သို့ချိတ်ဆက်သင့်သည်။
နှစ်ဆယ့်နှစ် P3.2 I/O
နှစ်ဆယ့်သုံး P3.1/EX1 I/O ၎င်းကို တစ်ချိန်တည်းတွင် ပြင်ပအနှောက်အယှက်ဖြစ်စေသည့် 1 ထည့်သွင်းမှုအဖြစ် အသုံးပြုနိုင်ပြီး ဗို့အားနိမ့်အဆင့် သို့မဟုတ် နောက်မှလိုက်နေသော အစွန်းပိုင်းကြားဖြတ်မုဒ်နှစ်ခုလုံးကို ပံ့ပိုးပေးသည်။
နှစ်ဆယ့်လေး P3.0/EX0 I/O ၎င်းကို တစ်ချိန်တည်းတွင် ပြင်ပအနှောက်အယှက်ဖြစ်စေသည့် 0 ထည့်သွင်းမှုအဖြစ် အသုံးပြုနိုင်ပြီး ဗို့အားနိမ့်အဆင့် သို့မဟုတ် နောက်လိုက်နေသော အစွန်းပိုင်းကြားဖြတ်မုဒ်နှစ်ခုလုံးကို ပံ့ပိုးပေးသည်။
၂၅ P2.7 I/O IO အင်တာဖေ့စ်
၂၆ P2.6 I/O IO အင်တာဖေ့စ်
၂၇ P2.5 I/O IO အင်တာဖေ့စ်
၂၈ P2.4 I/O IO အင်တာဖေ့စ်
၂၉ P2.3 I/O IO အင်တာဖေ့စ်
၃၀ P2.2 I/O IO အင်တာဖေ့စ်
၃၁ P2.1 I/O IO အင်တာဖေ့စ်
၃၂ P2.0 I/O IO အင်တာဖေ့စ်
၃၃ P1.7 I/O IO အင်တာဖေ့စ်
၃၄ P1.6 I/O IO အင်တာဖေ့စ်
၃၅ P1.5 I/O IO အင်တာဖေ့စ်
၃၆ P1.4 I/O IO အင်တာဖေ့စ်
၃၇ P1.3 I/O IO အင်တာဖေ့စ်
၃၈ P1.2 I/O IO အင်တာဖေ့စ်
၃၉ P1.1 I/O IO အင်တာဖေ့စ်
၄၀ P1.0 I/O IO အင်တာဖေ့စ်
၄၁ UART4_TXD အို UART4
၄၂ UART4_RXD ငါ
၄၃ UART5_TXD အို UART5
၄၄ UART5_RXD ငါ
၄၅ P0.0 I/O IO အင်တာဖေ့စ်
၄၆ P0.1 I/O IO အင်တာဖေ့စ်
၄၇ CAN_TX အို အင်တာဖေ့စ်လုပ်နိုင်သည်။
၄၈ CAN_RX ငါ
၄၉ UART2_TXD အို UART2 (OS Core ၏ UART2 အမှတ်စဉ် ဆိပ်ကမ်း)
၅၀ UART2_RXD ငါ
လျှောက်လွှာ

COFpu


  • ယခင်-
  • နောက်တစ်ခု:

  • လုပ်ငန်းဆောင်တာ သဘောတရားကို မျှဝေပါသည်။ COF ဖွံ့ဖြိုးတိုးတက်မှု စီးဆင်းမှုဇယား

    ဆက်စပ်ထုတ်ကုန်များ