Specifica
ASIC T5L0 | Sviluppato da DWIN. Produzione di massa nel 2020,1MBytes né Flash sul chip, 128Kbyte di spazio di archiviazione variabile per lo scambio di dati con OS CPU Core e memoria. Ciclo di riscrittura: oltre 100.000 volte |
Colore | 262K colori | ||
Tipo LCD | TN, LCD TFT | ||
Angolo di visione | Angolo di visione normale, valore tipico di 70°/70°/30°/40° (L/R/U/D) | ||
Area di visualizzazione (AA) | 154,08 mm (L)×85,92 mm (A) | ||
Risoluzione | 800×480 | ||
Retroilluminazione | GUIDATO | ||
Luminosità | DMG80480F070_01WN: 250nit | ||
DMG80480F070_01WTR: 200nit |
Tipo | RTP (pannello touch resistivo) | ||
Struttura | QUESTO film + QUESTO bicchiere | ||
Modalità tocco | Tocca e trascina il punto di supporto | ||
Durezza superficiale | 3H | ||
Trasmissione della luce | Oltre l'80% | ||
Vita |
Punteggiatura > 1.000.000 di volte; Ictus > 100.000 volte; 150 g di forza, indietro e avanti contavano due volte |
Tensione di alimentazione | 3,6~5,5 V | ||
Corrente di funzionamento | VCC = +5 V, retroilluminazione accesa, 410 mA | ||
VCC = +5 V, retroilluminazione disattivata, 115 mA |
Temperatura di lavoro | -10℃~60℃ | ||
Temperatura di conservazione | -20℃~70℃ | ||
Umidità di lavoro | 10%~90%UR, valore tipico del 60%UR |
Baudrate | 3150~3225600bps | ||
Tensione di uscita | Uscita 1, Iout = 8mA; 3,0~3,3 V | ||
Uscita 0, Iout =-8mA; 0~0,3 V | |||
Tensione di ingresso(RXD) | Ingresso 1;3,3 V | ||
Ingresso 0;0~0,5 V | |||
Interfaccia | UART2: TTL; | ||
UART4: TTL;(Disponibile solo dopo la configurazione del sistema operativo) | |||
UART5: TTL;(Disponibile solo dopo la configurazione del sistema operativo | |||
Formato dei dati | UART2: N81; | ||
UART4: N81/E81/O81/N82; 4 modalità (configurazione del sistema operativo) | |||
UART5: N81/E81/O81/N82; 4 modalità (configurazione del sistema operativo) | |||
PRESA | FPC da 50 pin_0,5 mm | ||
Veloce | 8 milioni di byte |
SPILLO | Definizione | I/O | descrizione funzionale |
1 | +5V | IO | Alimentazione, CC 3,6-5,5 V |
2 | +5V | IO | |
3 | GND | GND | GND |
4 | GND | GND | |
5 | GND | GND | |
6 | 7 d.C | IO |
5 ADC di ingresso. Risoluzione a 12 bit in caso di alimentazione a 3,3 V. Ingresso 0-3,3 V voltaggio. Ad eccezione di AD6, il resto dei dati viene inviato al core del sistema operativo tramite UART3 in tempo reale con frequenza di campionamento di 16KHz. AD1 e AD5 possono essere utilizzati in parallelo e AD3 e AD7 possono essere utilizzati in parallelo, il che equivale a due Campionamento a 32 KHz AD. AD1, AD3, AD5, AD7 possono essere utilizzati in parallelo, quale equivale ad un AD di campionamento a 64KHz; i dati vengono sommati 1024 volte e quindi diviso per 64 per ottenere un valore AD a 16 bit a 64 Hz mediante sovracampionamento. |
7 | 6 d.C | IO | |
8 | 5 d.C | IO | |
9 | d.C.3 | IO | |
10 | d.C.1 | IO | |
11 | +3.3 | O | Uscita 3,3 V, carico massimo di 150 mA. |
12 | SPK | O |
MOSFET esterno per pilotare il cicalino o l'altoparlante. Il resistore esterno da 10K deve essere abbassato a terra per garantire che l'accensione sia a un livello basso. |
13 | SD_CD | IO |
Interfaccia SD/SDHC, SD_CK collega un condensatore da 22 pF a GND vicino l'interfaccia della scheda SD. |
14 | SD_CK | O | |
15 | SD_D3 | IO | |
16 | SD_D2 | IO | |
17 | SD_D1 | IO | |
18 | SD_D0 | IO | |
19 | PWM0 | O |
2 uscite PWM a 16 bit. Il resistore esterno da 10K dovrebbe essere abbassato a terra per garantire che l'accensione sia a un livello basso. Il core del sistema operativo può essere controllato in tempo reale tramite UART3 |
20 | PWM1 | O | |
ventuno | P3.3 | IO |
Se si utilizza RX8130 o SD2058 I2C RTC per connettersi a entrambi gli IO, SCL deve essere collegato a P3.2 e SDA collegato a P3.3 in parallelo con resistenza da 10K pull-up a 3,3V. |
ventidue | P3.2 | IO | |
ventitré | P3.1/EX1 | IO |
Può essere utilizzato contemporaneamente come ingresso di interruzione esterna 1 e supporta sia la modalità di interruzione del livello di bassa tensione che quella del fronte di uscita. |
ventiquattro | P3.0/EX0 | IO |
Può essere utilizzato contemporaneamente come ingresso di interrupt esterno 0 e supporta sia la modalità di interruzione del livello di bassa tensione che quella del fronte di uscita. |
25 | P2.7 | IO | Interfaccia IO |
26 | P2.6 | IO | Interfaccia IO |
27 | P2.5 | IO | Interfaccia IO |
28 | P2.4 | IO | Interfaccia IO |
29 | P2.3 | IO | Interfaccia IO |
30 | P2.2 | IO | Interfaccia IO |
31 | P2.1 | IO | Interfaccia IO |
32 | P2.0 | IO | Interfaccia IO |
33 | P1.7 | IO | Interfaccia IO |
34 | P1.6 | IO | Interfaccia IO |
35 | P1.5 | IO | Interfaccia IO |
36 | P1.4 | IO | Interfaccia IO |
37 | P1.3 | IO | Interfaccia IO |
38 | P1.2 | IO | Interfaccia IO |
39 | P1.1 | IO | Interfaccia IO |
40 | P1.0 | IO | Interfaccia IO |
41 | UART4_TXD | O | UART4 |
42 | UART4_RXD | IO | |
43 | UART5_TXD | O | UART5 |
44 | UART5_RXD | IO | |
45 | P0.0 | IO | Interfaccia IO |
46 | P0.1 | IO | Interfaccia IO |
47 | CAN_TX | O | Interfaccia CAN |
48 | CAN_RX | IO | |
49 | UART2_TXD | O | UART2 (porta seriale UART2 del core del sistema operativo) |
50 | UART2_RXD | IO |