spécification
![Écran COF](https://ecdn6.globalso.com/upload/p/1355/source/2024-03/65f96483b5a9962681.jpg)
![Accessoires pour écran COF](https://ecdn6.globalso.com/upload/p/1355/source/2024-03/65f96486dbdbd31915.jpg)
ASIC T5L0 | Développé par DWIN. Production de masse en 2020, 1 Mo ni Flash sur la puce, 512 Ko utilisés pour stocker la base de données des utilisateurs. Cycle de réécriture : plus de 100 000 fois |
Couleur | 262 000 couleurs |
Type d'écran LCD | IPS, écran LCD TFT |
Angle de vue | Grand angle de vision, 85°/85°/85°/85° (L/R/U/D) |
Zone d'affichage (AA) | 53,28 mm (L) × 53,28 mm (H) |
Résolution | 480*480 |
Rétroéclairage | DIRIGÉ |
Luminosité |
DMG48480F021_01WTC : 350 nits DMG48480F021_01WTCZ01:350nit DMG48480F021_01WTCZ02:50nit DMG48480F021_01WN : 400 nits |
Tension d'alimentation | 3,6 ~ 5,5 V, valeur typique de 5 V |
Courant de fonctionnement | VCC = 5 V, rétroéclairage activé, 180 mA |
VCC = 5 V, rétroéclairage éteint, 110 mA |
Température de fonctionnement | -10 ~ 60 ℃ |
Température de stockage | -20 ~ 70 ℃ |
Humidité de travail | 10 % ~ 90 % d'humidité relative |
Interface utilisateur | 50 broches_0,5 mm FPC |
Débit en bauds | 3 150 ~ 3225 600 bps |
Tension de sortie | Sortie 1 ; 3,0 ~ 3,3 V |
Sortie 0 ; 0 ~ 0,3 V | |
Tension d'entrée (RXD) | Entrée 1 ; 3,3 V |
Entrée 0 ; 0 ~ 0,5 V | |
Interface |
UART2 : TTL ; UART4 : TTL ; (disponible uniquement après la configuration du système d'exploitation) UART5 : TTL ; (disponible uniquement après la configuration du système d'exploitation) |
Éclair | 8 Mo |
Épingle | Définition | E/S | mode d'emploi |
1 | 5V | je | Alimentation, DC3.6-5.5V |
2 | 5V | je | |
3 | GND | GND | GND |
4 | GND | GND | |
5 | GND | GND | |
6 | AD7 | je | 5 CAN d'entrée. Résolution 12 bits en cas d'alimentation 3,3 V. Tension d'entrée 0-3,3 V. À l'exception de AD6, les données restantes sont envoyées au cœur du système d'exploitation via UART3 en temps réel avec un taux d'échantillonnage de 16 kHz. AD1 et AD5 peuvent être utilisés en parallèle, et AD3 et AD7 peuvent être utilisés en parallèle, ce qui équivaut à deux AD d'échantillonnage de 32 KHz. AD1, AD3, AD5, AD7 peuvent être utilisés en parallèle, ce qui équivaut à un AD d'échantillonnage de 64 KHz ; les données sont additionnées 1024 fois puis divisées par 64 pour obtenir une valeur AD 64 Hz 16 bits par suréchantillonnage. |
7 | AD6 | je | |
8 | AD5 | je | |
9 | AD3 | je | |
dix | AD1 | je | |
11 | +3,3 | Ô | Sortie 3,3 V, charge maximale de 150 mA. |
12 | SPK | Ô | MOSFET externe pour piloter un buzzer ou un haut-parleur. La résistance externe 10K doit être tirée vers le sol pour garantir que la mise sous tension est faible. |
13 | SD_CD | E/S | Interface SD/SDHC, le SD_CK connecte un condensateur 22pF à GND près de l'interface de la carte SD. |
14 | SD_CK | Ô | |
15 | SD_D3 | E/S | |
16 | SD_D2 | E/S | |
17 | SD_D1 | E/S | |
18 | SD_D0 | E/S | |
19 | PWM0 | Ô |
2 sorties PWM 16 bits. La résistance externe 10K doit être tirée vers le sol pour garantir que la mise sous tension est faible. Le cœur du système d'exploitation peut être contrôlé en temps réel via UART3 |
20 | PWM1 | Ô | |
vingt-et-un | P3.3 | E/S | Si vous utilisez RX8130 ou SD2058 I2C RTC pour vous connecter aux deux E/S, SCL doit être connecté à P3.2 et SDA connecté à P3.3 en parallèle avec une résistance de 10 K jusqu'à 3,3 V. |
vingt-deux | P3.2 | E/S | |
vingt-trois | P3.1/EX1 | E/S | Il peut être utilisé simultanément comme entrée d'interruption externe 1 et prend en charge les modes d'interruption de niveau basse tension ou de front arrière. |
vingt-quatre | P3.0/EX0 | E/S | Il peut être utilisé simultanément comme entrée d'interruption externe 0 et prend en charge les modes d'interruption de niveau de tension faible ou de front arrière. |
25 | P2.7 | E/S | Interface E/S |
26 | P2.6 | E/S | Interface E/S |
27 | P2.5 | E/S | Interface E/S |
28 | P2.4 | E/S | Interface E/S |
29 | P2.3 | E/S | Interface E/S |
30 | P2.2 | E/S | Interface E/S |
31 | P2.1 | E/S | Interface E/S |
32 | P2.0 | E/S | Interface E/S |
33 | P1.7 | E/S | Interface E/S |
34 | P1.6 | E/S | Interface E/S |
35 | P1.5 | E/S | Interface E/S |
36 | P1.4 | E/S | Interface E/S |
37 | P1.3 | E/S | Interface E/S |
38 | P1.2 | E/S | Interface E/S |
39 | P1.1 | E/S | Interface E/S |
40 | P1.0 | E/S | Interface E/S |
41 | UART4_TXD | Ô | UART4 |
42 | UART4_RXD | je | |
43 | UART5_TXD | Ô | UART5 |
44 | UART5_RXD | je | |
45 | P0.0 | E/S | Interface E/S |
46 | P0.1 | E/S | Interface E/S |
47 | CAN_TX | Ô | Interface CAN |
48 | CAN_RX | je | |
49 | UART2_TXD | Ô | UART2 (port série UART0 du noyau du système d'exploitation) |
50 | UART2_RXD | je |