Especificación
![DMG80480F070_01W](https://ecdn6.globalso.com/upload/p/1355/source/2024-03/65f9692e986bd83816.jpg)
T5L0 ASIC | Desarrollado por DWIN. Producción en masa en 2020, 1 MBytes Nor Flash en el chip, 128 Kbytes de espacio de almacenamiento variable para intercambiar datos con el núcleo de la CPU y la memoria del sistema operativo. Ciclo de reescritura: más de 100.000 veces |
Color | 262K colores | ||
Tipo LCD | TN, TFT-LCD | ||
Ángulo de visión | Ángulo de visión normal, valor típico de 70°/70°/30°/40°(L/R/U/D) | ||
Área de visualización (AA) | 154,08 mm (ancho) × 85,92 mm (alto) | ||
Resolución | 800×480 | ||
Iluminar desde el fondo | CONDUJO | ||
Brillo | DMG80480F070_01WN: 250 nits | ||
DMG80480F070_01WTR: 200 nits |
Tipo | RTP (panel táctil resistivo) | ||
Estructura | ESTA película + ESTE vaso | ||
Modo táctil | Punto de soporte toque y arrastre | ||
Dureza superficial | 3H | ||
Transmitancia de luz | Más del 80% | ||
Vida |
Puntos > 1.000.000 de veces; Accidente cerebrovascular > 100.000 veces; 150 g de fuerza, espalda y adelante cuenta como dos veces |
Voltaje de potencia | 3,6 ~ 5,5 V | ||
Operación actual | VCC = +5 V, retroiluminación encendida, 410 mA | ||
VCC = +5 V, retroiluminación apagada, 115 mA |
Temperatura de trabajo | -10 ℃ ~ 60 ℃ | ||
Temperatura de almacenamiento | -20 ℃ ~ 70 ℃ | ||
Humedad de trabajo | 10%~90%RH, valor típico de 60%RH |
velocidad en baudios | 3150~3225600bps | ||
Tensión de salida | Salida 1, Isal = 8mA; 3,0 ~ 3,3 V | ||
Salida 0, Isal =-8mA; 0 ~ 0,3 V | |||
Voltaje de entrada(RXD) | Entrada 1; 3,3 V. | ||
Entrada 0;0~0.5V | |||
Interfaz | UART2: TTL; | ||
UART4: TTL; (solo disponible después de la configuración del sistema operativo) | |||
UART5: TTL; (solo disponible después de la configuración del sistema operativo) | |||
Formato de datos | UART2: N81; | ||
UART4: N81/E81/O81/N82; 4 modos (configuración del sistema operativo) | |||
UART5: N81/E81/O81/N82; 4 modos (configuración del sistema operativo) | |||
Enchufe | 50 pines_0,5 mm FPC | ||
Destello | 8 millones de bytes |
ALFILER | Definición | E/S | descripcion funcional |
1 | +5V | I | Fuente de alimentación, DC3.6-5.5V |
2 | +5V | I | |
3 | Tierra | Tierra | Tierra |
4 | Tierra | Tierra | |
5 | Tierra | Tierra | |
6 | AD7 | I |
ADC de 5 entradas. Resolución de 12 bits en caso de fuente de alimentación de 3,3V. Entrada de 0-3,3 V Voltaje. Excepto AD6, el resto de los datos se envían al núcleo del sistema operativo a través de UART3 en tiempo real con frecuencia de muestreo de 16 KHz. AD1 y AD5 se pueden utilizar en paralelo, y AD3 y AD7 se pueden utilizar en paralelo, lo que equivale a dos Anuncio de muestreo de 32 KHz. AD1, AD3, AD5, AD7 se pueden utilizar en paralelo, lo que equivale a un AD de muestreo de 64 KHz; los datos se suman 1024 veces y luego se divide por 64 para obtener un valor AD de 64 Hz y 16 bits mediante sobremuestreo. |
7 | AD6 | I | |
8 | AD5 | I | |
9 | AD3 | I | |
10 | AD1 | I | |
11 | +3.3 | oh | Salida de 3,3 V, carga máxima de 150 mA. |
12 | SPK | oh |
MOSFET externo para controlar el zumbador o el altavoz. La resistencia externa de 10K debe bajarse al suelo para garantizar que el nivel de encendido sea bajo. |
13 | SD_CD | OI |
Interfaz SD/SDHC, el SD_CK conecta un condensador de 22pF a GND cerca la interfaz de la tarjeta SD. |
14 | SD_CK | oh | |
15 | SD_D3 | OI | |
dieciséis | SD_D2 | OI | |
17 | SD_D1 | OI | |
18 | SD_D0 | OI | |
19 | PWM0 | oh |
2 salidas PWM de 16 bits. La resistencia externa de 10K debe bajarse hasta el suelo para garantizar que el encendido sea de bajo nivel. El núcleo del sistema operativo se puede controlar en tiempo real a través de UART3 |
20 | PWM1 | oh | |
veintiuno | P3.3 | OI |
Si utiliza RX8130 o SD2058 I2C RTC para conectarse a ambos IO, SCL debe conectarse a P3.2 y SDA a P3.3 en paralelo con resistencia de 10K elevable a 3,3V. |
Veintidós | P3.2 | OI | |
veintitrés | P3.1/EX1 | OI |
Se puede utilizar como entrada de interrupción externa 1 al mismo tiempo, y admite modos de interrupción de borde posterior o de nivel de voltaje bajo. |
veinticuatro | P3.0/EX0 | OI |
Se puede utilizar como entrada de interrupción externa 0 al mismo tiempo, y admite modos de interrupción de borde posterior o de nivel de voltaje bajo. |
25 | P2.7 | OI | interfaz E/S |
26 | P2.6 | OI | interfaz E/S |
27 | P2.5 | OI | interfaz E/S |
28 | P2.4 | OI | interfaz E/S |
29 | P2.3 | OI | interfaz E/S |
30 | P2.2 | OI | interfaz E/S |
31 | P2.1 | OI | interfaz E/S |
32 | P2.0 | OI | interfaz E/S |
33 | P1.7 | OI | interfaz E/S |
34 | P1.6 | OI | interfaz E/S |
35 | P1.5 | OI | interfaz E/S |
36 | P1.4 | OI | interfaz E/S |
37 | P1.3 | OI | interfaz E/S |
38 | P1.2 | OI | interfaz E/S |
39 | P1.1 | OI | interfaz E/S |
40 | P1.0 | OI | interfaz E/S |
41 | UART4_TXD | oh | UART4 |
42 | UART4_RXD | I | |
43 | UART5_TXD | oh | UART5 |
44 | UART5_RXD | I | |
45 | P0.0 | OI | interfaz E/S |
46 | P0.1 | OI | interfaz E/S |
47 | CAN_TX | oh | Interfaz CAN |
48 | CAN_RX | I | |
49 | UART2_TXD | oh | UART2 (puerto serie UART2 del núcleo del sistema operativo) |
50 | UART2_RXD | I |