Model Arddangos UART 2.1 Modfedd: DMG48480F021_01W (Cyfres COF)

ARDDANGOS COF DWIN 2.1 modfedd-480*480

Nodweddion:

● Yn seiliedig ar T5L0, rhedeg DGUS II system.

● 2.1 modfedd, cydraniad 480 * 480 picsel, lliwiau 262K, IPS-TFT-LCD, ongl gwylio eang.

● Smart LCD gyda TP/heb TP.

● Strwythur COF. Mae cylched craidd cyfan y sgrin smart wedi'i osod ar FPC LCM, wedi'i nodweddu gan strwythur ysgafn a denau, cost isel a chynhyrchiad hawdd.

● 50 pinnau, gan gynnwys IO, UART, CAN, AD a PWM o graidd CPU defnyddiwr ar gyfer datblygiad eilaidd hawdd.


Manyleb

Disgrifiad

Tagiau Cynnyrch

Manyleb

sgrin COF
Ategolion sgrin COF
Gwybodaeth ASIC
T5L0 ASIC Datblygwyd gan DWIN. Cynhyrchu màs yn 2020, 1MBytes Na Flash ar y sglodyn, 512KBytes a ddefnyddir i storio'r gronfa ddata defnyddwyr. Ailysgrifennu cylch: dros 100,000 o weithiau
Arddangos
Lliw lliwiau 262K
Math LCD IPS, TFT LCD
Gweld Ongl Ongl gwylio eang, 85 ° / 85 ° / 85 ° / 85 ° (L / R / U / D)
Ardal Arddangos (AA) 53.28mm (W) × 53.28mm (H)
Datrysiad 480*480
Golau cefn LED
Disgleirdeb DMG48480F021_01WTC: 350nit
DMG48480F021_01WTCZ01:350nit
DMG48480F021_01WTCZ02:50nit
DMG48480F021_01WN:400nit
Foltedd a Chyfredol
Foltedd Pŵer 3.6 ~ 5.5V, gwerth nodweddiadol o 5V
Gweithrediad Cyfredol VCC = 5V, Backlight ymlaen, 180mA
VCC = 5V, Backlight i ffwrdd, 110mA
Prawf Dibynadwyedd
Tymheredd Gweithio -10 ~ 60 ℃
Tymheredd Storio -20 ~ 70 ℃
Lleithder Gweithio 10% ~ 90% RH
Rhyngwyneb
Rhyngwyneb Defnyddiwr 50Pin_0.5mm FPC
Cyfradd Baud 3150 ~ 3225600bps
Foltedd Allbwn Allbwn 1; 3.0 ~ 3.3 V
Allbwn 0; 0 ~ 0.3 V
Foltedd Mewnbwn
(RXD) 
Mewnbwn 1; 3.3V
Mewnbwn 0; 0 ~ 0.5V
Rhyngwyneb UART2: TTL;
UART4: TTL; (Dim ond ar gael ar ôl ffurfweddiad OS)
UART5: TTL; (Dim ond ar gael ar ôl ffurfweddiad OS)
Fflach 8MB
Rhyngwyneb Allanol
Pin Diffiniad I/O Disgrifiad Swyddogaethol
1 5V i Cyflenwad pŵer, DC3.6-5.5V
2 5V i
3 GND GND GND
4 GND GND
5 GND GND
6 OC7 i 5 ADC mewnbwn. Datrysiad 12-did rhag ofn y bydd cyflenwad pŵer 3.3V. Foltedd mewnbwn 0-3.3V. Ac eithrio AD6, anfonir y data gweddill i graidd OS trwy UART3 mewn amser real gyda chyfradd samplu 16KHz. Gellir defnyddio AD1 ac AD5 yn gyfochrog, a gellir defnyddio AD3 ac AD7 yn gyfochrog, sy'n hafal i ddau samplu 32KHz AD. Gellir defnyddio AD1, AD3, AD5, AD7 yn gyfochrog, sy'n cyfateb i AD samplu 64KHz; mae'r data'n cael ei grynhoi 1024 o weithiau ac yna'n cael ei rannu â 64 i gael gwerth AD 64Hz 16bit trwy orsamplu.
7 OC6 i
8 OC5 i
9 OC3 i
10 AD1 i
11 +3.3 O Allbwn 3.3V, llwyth uchaf o 150mA.
12 SPK O MOSFET allanol i yrru swnyn neu siaradwr. Dylid tynnu'r gwrthydd 10K allanol i lawr i'r llawr i sicrhau bod pŵer ymlaen yn lefel isel.
13 SD_CD I/O Rhyngwyneb SD/SDHC, Mae'r SD_CK yn cysylltu cynhwysydd 22pF i GND ger y rhyngwyneb cerdyn SD.
14 SD_CK O
15 SD_D3 I/O
16 SD_D2 I/O
17 SD_D1 I/O
18 SD_D0 I/O
19 PWM0 O 2 allbwn PWM 16-did. Dylid tynnu'r gwrthydd 10K allanol i lawr i'r llawr i sicrhau bod pŵer ymlaen yn lefel isel.
Gellir rheoli craidd yr AO mewn amser real trwy UART3
20 PWM1 O
dau ddeg un t3.3 I/O Os ydych chi'n defnyddio RX8130 neu SD2058 I2C RTC i gysylltu â'r ddau IO, dylid cysylltu SCL â P3.2, a SDA wedi'i gysylltu â P3.3 ochr yn ochr â gwrthydd 10K tynnu hyd at 3.3V.
dau ar hugain t3.2 I/O
dau ddeg tri P3.1/EX1 I/O Gellir ei ddefnyddio fel mewnbwn ymyrraeth allanol 1 ar yr un pryd, ac mae'n cefnogi lefel foltedd isel neu foddau ymyrraeth ymylol.
dau ddeg pedwar P3.0/EX0 I/O Gellir ei ddefnyddio fel ymyrraeth allanol 0 mewnbwn ar yr un pryd, ac mae'n cefnogi lefel foltedd isel neu foddau ymyrraeth ymylol.
25 t2.7 I/O rhyngwyneb IO
26 t2.6 I/O rhyngwyneb IO
27 t2.5 I/O rhyngwyneb IO
28 t2.4 I/O rhyngwyneb IO
29 t2.3 I/O rhyngwyneb IO
30 P2.2 I/O rhyngwyneb IO
31 t2.1 I/O rhyngwyneb IO
32 t2.0 I/O rhyngwyneb IO
33 P1.7 I/O rhyngwyneb IO
34 t1.6 I/O rhyngwyneb IO
35 P1.5 I/O rhyngwyneb IO
36 P1.4 I/O rhyngwyneb IO
37 P1.3 I/O rhyngwyneb IO
38 P1.2 I/O rhyngwyneb IO
39 P1.1 I/O rhyngwyneb IO
40 t1.0 I/O rhyngwyneb IO
41 UART4_TXD O UART4
42 UART4_RXD i
43 UART5_TXD O UART5
44 UART5_RXD i
45 P0.0 I/O rhyngwyneb IO
46 P0.1 I/O rhyngwyneb IO
47 CAN_TX O CAN rhyngwyneb
48 CAN_RX i
49 UART2_TXD O UART2 (porth cyfresol UART0 craidd OS)
50 UART2_RXD i
Cais

crwn


  • Pâr o:
  • Nesaf:

  • Rhannau swyddogaeth-gweithio-egwyddor 16 Disgrifiad o'r broses ddatblygu 8-PIN-2.05

    Cynhyrchion Cysylltiedig